背景技術(shù):
1、本公開整體涉及具有顯示器的電子設(shè)備,并且更具體地涉及用于顯示器諸如有機(jī)發(fā)光二極管(oled)顯示器的顯示驅(qū)動器電路。
2、電子設(shè)備通常包括顯示器。例如,蜂窩電話、平板計算機(jī)、腕表和便攜式計算機(jī)典型地包括用于向用戶呈現(xiàn)圖像內(nèi)容的顯示器。oled顯示器具有基于發(fā)光二極管的顯示器像素陣列。在這種類型的顯示器中,柵極驅(qū)動器電路用于向顯示器像素陣列中的各個行提供控制信號。設(shè)計柵極驅(qū)動器電路可能是挑戰(zhàn)性的。
技術(shù)實(shí)現(xiàn)思路
1、電子設(shè)備可包括具有顯示器像素陣列的顯示器。顯示器像素可以是有機(jī)發(fā)光二極管顯示器像素。每個顯示器像素可包括發(fā)射光的有機(jī)發(fā)光二極管(oled)、一個或多個存儲電容器和僅半導(dǎo)體氧化物晶體管,諸如n型半導(dǎo)體氧化物晶體管。可使用柵極驅(qū)動器電路鏈來驅(qū)動顯示像素陣列。可僅使用硅晶體管,諸如p型低溫多晶硅晶體管,來實(shí)現(xiàn)柵極驅(qū)動器電路。將所有像素晶體管實(shí)現(xiàn)為半導(dǎo)體氧化物晶體管可實(shí)現(xiàn)低刷新率操作,諸如低于10hz或低至1hz或更低的顯示器刷新率,而將所有柵極驅(qū)動器晶體管實(shí)現(xiàn)為硅晶體管可幫助提高柵極驅(qū)動器的穩(wěn)健性。
2、每個柵極驅(qū)動器電路可包括移位寄存器子電路和輸出緩沖器子電路。移位寄存器子電路可被配置為接收第一移位寄存器時鐘信號和第二移位寄存器時鐘信號、接收進(jìn)位輸入信號,以及生成進(jìn)位輸出信號。輸出緩沖器子電路可被配置為接收輸出緩沖器時鐘信號以及生成對應(yīng)柵極輸出信號。輸出緩沖器子電路可包括:第一晶體管,該第一晶體管具有被配置為接收輸出緩沖器時鐘信號的第一源極-漏極端子,并且具有第二源極-漏極端子,柵極輸出信號在該第二源極-漏極端子處生成;第二晶體管,該第二晶體管具有耦接到第一晶體管的第二源極-漏極端子的第一源極-漏極端子,并且具有耦接到電源線的第二源極-漏極端子;和第三晶體管,該第三晶體管具有耦接到第二晶體管的柵極端子的第一源極-漏極端子、耦接到移位寄存器子電路中的節(jié)點(diǎn)的第二源極-漏極端子和被配置為接收第二移位寄存器時鐘信號的柵極端子。
3、在一些實(shí)施方案中,輸出緩沖器子電路可包括:第一電容器,該第一電容器具有耦接到第二晶體管的柵極端子的第一端子,并且具有被配置為接收第一移位寄存器時鐘信號的第二端子;第四晶體管,該第四晶體管耦接在生成進(jìn)位輸出信號的移位寄存器子電路的進(jìn)位輸出端口與第一晶體管的柵極端子之間;第五晶體管,該第五晶體管具有被配置為接收附加?xùn)艠O輸出信號的第一源極-漏極端子,并且具有耦接到第一晶體管的柵極端子的第二源極-漏極端子;第二電容器,該第二電容器耦接在第五晶體管的第二源極-漏極端子與第一晶體管的柵極端子之間;和第三電容器,該第三電容器耦接在第一晶體管的柵極端子與電源線之間。
4、在一些實(shí)施方案中,輸出緩沖器子電路可包括:第四晶體管,該第四晶體管耦接在生成進(jìn)位輸出信號的移位寄存器子電路的進(jìn)位輸出端口與第一晶體管的柵極端子之間;和第二電容器,該第二電容器跨第一晶體管的柵極端子和第二源極-漏極端子耦接。
5、在一些實(shí)施方案中,輸出緩沖器子電路可包括:第四晶體管,該第四晶體管耦接在第一晶體管的柵極端子與移位寄存器子電路中的節(jié)點(diǎn)之間;
6、第五晶體管,該第五晶體管具有耦接到第一晶體管的柵極端子的柵極端子、被配置為接收第一移位寄存器時鐘信號的第一源極-漏極端子和第二源極-漏極端子;第六晶體管,該第六晶體管耦接在第五晶體管的第二源極-漏極端子與附加電源線之間;和第二電容器,該第二電容器跨第五晶體管的柵極端子和第二源極-漏極端子耦接。
1.一種顯示器,所述顯示器包括:
2.根據(jù)權(quán)利要求1所述的顯示器,其中所述至少一個像素中的所述晶體管中的所有晶體管包括n型半導(dǎo)體氧化物晶體管。
3.根據(jù)權(quán)利要求2所述的顯示器,其中所述至少一個柵極驅(qū)動器電路中的所述晶體管中的所有晶體管包括p型硅晶體管。
4.根據(jù)權(quán)利要求1所述的顯示器,其中:
5.根據(jù)權(quán)利要求4所述的顯示器,其中所述輸出緩沖器子電路包括:
6.根據(jù)權(quán)利要求5所述的顯示器,其中所述輸出緩沖器子電路包括:
7.根據(jù)權(quán)利要求6所述的顯示器,其中所述第一時鐘信號和所述第二時鐘信號作為所述移位寄存器時鐘信號被施加到所述移位寄存器子電路。
8.根據(jù)權(quán)利要求6所述的顯示器,其中所述輸出緩沖器子電路包括:
9.根據(jù)權(quán)利要求8所述的顯示器,其中所述輸出緩沖器子電路包括:
10.根據(jù)權(quán)利要求9所述的顯示器,其中所述輸出緩沖器子電路包括:
11.根據(jù)權(quán)利要求6所述的顯示器,其中所述輸出緩沖器子電路包括:
12.根據(jù)權(quán)利要求11所述的顯示器,其中所述輸出緩沖器子電路還包括耦接在所述第一晶體管的所述柵極端子與所述第二源極-漏極端子之間的第二電容器。
13.根據(jù)權(quán)利要求7所述的顯示器,其中所述輸出緩沖器子電路包括:
14.根據(jù)權(quán)利要求13所述的顯示器,其中所述輸出緩沖器子電路包括:
15.根據(jù)權(quán)利要求5所述的顯示器,其中所述輸出緩沖器子電路包括:
16.根據(jù)權(quán)利要求15所述的顯示器,其中所述移位寄存器子電路包括:
17.一種柵極驅(qū)動器電路,所述柵極驅(qū)動器電路包括:
18.根據(jù)權(quán)利要求17所述的柵極驅(qū)動器電路,其中所述輸出緩沖器子電路還包括:
19.根據(jù)權(quán)利要求18所述的柵極驅(qū)動器電路,其中所述輸出緩沖器子電路還包括:
20.根據(jù)權(quán)利要求18所述的柵極驅(qū)動器電路,其中所述輸出緩沖器子電路還包括:
21.根據(jù)權(quán)利要求18所述的柵極驅(qū)動器電路,其中所述輸出緩沖器子電路還包括:
22.根據(jù)權(quán)利要求17所述的柵極驅(qū)動器電路,其中所述輸出緩沖器子電路還包括:
23.根據(jù)權(quán)利要求22所述的柵極驅(qū)動器電路,其中所述輸出緩沖器子電路還包括:
24.根據(jù)權(quán)利要求22所述的柵極驅(qū)動器電路,其中所述輸出緩沖器子電路還包括:
25.一種顯示器,所述顯示器包括:
26.根據(jù)權(quán)利要求25所述的顯示器,其中所述像素僅包括n型半導(dǎo)體氧化物晶體管。
27.根據(jù)權(quán)利要求25所述的顯示器,其中: